본문 바로가기

Job Notes

(118)
NAND Flash (NAND vs. NOR) NAND FLASH NAND vs. NOR Beside the different silicon cell design, the most important difference between NAND and NOR Flash is the bus interface. NOR Flash is connected to a address / data bus direct like other memory devices as SRAM etc. NAND Flash uses a multiplexed I/O Interface with some additional control pins. NAND flash is a sequential access device appropriate for mass storage application..
T32(Trace32) Install error 잘되던 T32가 어느 순간 에러가 발생하며 동작하지 않았다. "fatal error booting fcc.t32, call technical support" Lab에 있는 컴퓨터라 다른 사람이 만지다가 잘못됐나 싶어 다시 재 인스톨을 실행했다. 그러니 이번에는 또 이상한 에러가 발생하는 것이 아닌가....흑~ "Fixed width font not found" - 오늘 일진이 않좋네.. 라고 생각하며 어떻게 할까 생각 중 혹시나하여 웹에 검색하였더니, mds 답변이 --------------------------------------------------------------------------------- - "Fixed width font not found" : TRACE32 S/W를 Windows..
What NAND? 낸드(NAND)형 플래쉬 메모리란..? 전원을 꺼도 데이터가 소실되지 않고 보존되는 비휘발성 메모리인 ROM의 종류에는 제조자에 의하여 공장에서 프로그램되는 mask ROM과 전기적으로 프로그래밍과 소거가 반복적으로 가능한 EEPROM 등의 여러 종류가 있다. Flash 메모리는 기존 EEPROM셀의 구성과 동작을 변형한 것으로 그 명칭은 1984년 도시바가 Flash EEPROM이라는 이름으로 논문을 발표한 것에서 유래되었다. Flash 메모리는 전기적 소거 동작이 원하는 Block, Sector 또는 전체 chip 단위로 수행되고, 프로그램은 한 개의 비트 단위로도 수행할 수 있도록 Architecture를 구성한 EEPROM의 개량된 형태를 가리키는 것이다. Flash 메모리는 기억 단위가 섹터로 ..
FAT Introduction File System (FAT) 1. 파일시스템과 운영체제 1-1. 파일시스템이란? 파일시스템은 데이터의 최소 단위인 파일이 하드디스크, CD-ROM등의 저장매체에 저장되는 방식을 말한다. 운영체제는 디스크 상에 파일들을 저장하는데 파일시스템은 여기에 필요한 규칙을 세우고 정한 규칙에 의해 저장 하게한다. 파일시스템의 방식에는 FAT, NTFS, EXT2등 여러 가지가 있고 각 파일시스템은 고유의 구조를 가지며 이 구조에 따라 기능과 성능에 차이를 보일 수 있다. 예를 들면 NTFS방식은 각 파일마다 보안설정을 할 수 있어서 네트웍 상에서 해킹의 위험이 적고 FAT방식은 그러한 기능이 전혀 없어서 네트웍이나 인터넷 상에서 해킹의 위험이 매우..
FAT 구조 * FAT16 구조 * FAT32 구조 * 영역별 정리 Sector : 디스크 접근의 물리적 최소 단위 (512 byte) Cluster: Data영역 read/write 최소 단위 (1 ~ 복수의 sector) 1개의 Cluster는 FAT의 각 entry와 대응 Cluster 개수 (FAT 크기)에 따라 FAT12, FAT16, FAT32로 구분됨 Block: 디스크의 erase 단위 Clean, free, dirty, very dirty, bad block으로 구분
JTAG의 소개 및 원리 JTAG의 소개 및 원리 글쓴이: 유영창 K.E.L.P. Korea Embedded Linux Project Foreword 이 글은 K.E.L.P. (Korea Embedded Linux Project - 이하 KELP로 표기) Website에서 "유영창"님이 강의하신 [임베디드 강좌]중 "JTAG의 소개 및 원리"라는 내용의 강좌를 제가 HTML Format의 문서로 Conversion 작업을 한 글입니다. 원본이 Text문서인 관계로 모든 그림은 유영창님께서 직접 작업하신 ASCII Art로 되어있습니다. (일반 그림보다도 더 그림같은 환상적인 ASCII Art를 덤으로 감상하실수 있습니다...^^;) KELP는 임베디드 리눅스 초보자들을 위해 문서로서 도움을 주고자 하는 곳입니다. Copyrigh..
JTAG의 소개 및 원리 1편 JTAG의 소개 및 원리 1편 등록: 2001-07-25 15:00:34 제가 JTAG를 소개하는 글을 올리기 이전에 투정 한번하죠... 솔찍히 하드웨어를 소개하는 글은 텍스트 에디터로 쓰기는 정말 힘들어요.. 왜? 그림이 많이 들어가야 이해가 쏙쏙 되는데, 그 그림을 그리는 것이 그리 쉬운 것이 아니거든요... 그래서 말인데요... 이글의 내용에 JTAG관련 그림을 그리는 정성이 보통 정성이 아니라는 점 알아주세요.. 만약 안 알아주면 이제 저 그만 쓸렵니다. ^^; 자 그럼 JTAG라는 것이 무엇일까요? 소개하기 이전에, 이글을 읽으시는 분은 하드웨어에 관련된 것을 아주 아주 쬐금 알고 있는 것이 편하실거예요.. 그럼 시작하죠... 제가 알고 있던 하드웨어 동네는요. 원시인 동네였던 것 같네요. 거의..
JTAG의 소개 및 원리 2편 JTAG의 소개 및 원리 2편 등록: 2001-07-25 15:01:03 1 탄에서 소개한대로 JTAG이 만들어 진 이유는 조금 아셨을 겁니다. 자자 이전 편에서 Boundary-Scan Cell 이라는 것이 생겼습니다. 하지만 이것은 아직 완전한 모습이 아니죠... 3탄에서 그린 그림에는 문제가 있습니다. 만약 LSI 단자가 한 10개 짜리가 있는데 한 단자에 Boundary-Scan Cell을 하나씩 단다면.. 새로 생긴 핀이 2개씩 더 생기죠... 그러면 총 30개의 측정 핀이 생깁니다. 이걸 이용해서 디버깅을 한다? 한번 최악의 그림을 볼까요? .... 아이구 도저히 그림을 그릴수 없네요.... 그정도로 귀찮아 진다는 이야기입니다. 그러면 180개 핀이 달린 칩에 하나씩 붙이면? 음... 상상하기..